Tags:
create new tag
view all tags
---++ Programma del corso di Architetture degli Elaboratori ---++ Prof. Annalisa Massini Introduzione storica alle attuali architetture dei calcolatori. * Cap. 1 par. 1.1, 1.2; Cap. 2 pag. 16-17, 24-30, 35-36 Architettura di Von Neumann: descrizione, componenti principali, concetti di base. * Cap.3 pag 52-54 Descrizione e funzionamento dell'unità di controllo. Registri ad uso generale e registri ad uso speciale. * Cap. 12 pag. 432-443 Formato di un'istruzione. Classi di istruzioni. Referenziamento implicito e referenziamento esplicito. * Cap. 10 pag. 344-353 (leggere anche pag. 356-369), Modalità di indirizzamento. * Cap. 11 pag. 400-407 Pila o stack: descrizione, uso e funzione. * Appendice 10A 389-391 Ordinamento dei dati in memoria (little-endian e big-endian). Allineamento dei dati in memoria. * Appendice 10B Interruzioni: definizione e classificazione in interruzioni interne, interruzioni esterne e trappole. Interruzioni multiple. Metodi per il riconoscimento del dispositivo che richiede l'interruzione. * Cap.3 pag. 61-69, 217-223 Canalizzazione o pipeline delle istruzioni. * Cap. 12 pag. 445-451 Considerazioni di progetto e operazioni dell'unità di controllo. Definizione di micro-operazioni. Realizzazione di un'unità di controllo a logica cablata. Unità di controllo a logica microprogrammata: microistruzioni, microprogramma, memoria ROM. Vantaggi e svantaggi della microprogrammazione. Architetture RISC e CISC. * Cap. 16 pag. 604-607, 610-614; Cap. 17 pag. 630-634, 645-646; Cap.11 pag 422-427; Cap. 13 par 13.4 Struttura del bus. Gerarchie di bus multipli. Elementi di progettazione di un bus. * Cap. 3 pag 70-81 Moduli di I/O. Schema generale di un dispositivo esterno. Funzioni e requisiti di un modulo di I/O. Struttura generale di un modulo di I/O. I/O programmato. I/O con interruzioni. Accesso Diretto alla Memoria (DMA). Interfaccia verso il modulo di I/O: interfacce parallele e seriali. Configurazioni punto-punto e a punti multipli. * Cap. 7 pag. 20-206, 208-220, 226-233 Gerarchia di memoria. Caratteristiche dei sistemi di memoria. ROM, PROM, EPROM, EEPROM e Memoria flash. RAM dinamica e RAM statica. Organizzazione dellla memoria: divisione dell'indirizzo, organizzazione one-bit-per-chip. * Cap. 4 pag 100-107; Cap. 5 pag. 145-149 Memoria cache. Elementi di progettazione della cache. Dimensione della cache. Funzioni di corrispondenza. Algoritmi di rimpiazzamento. Politica di scrittura. Organizzazione della cache a due livelli. * Cap. 4 pag 107-125 La gestione della memoria da parte del S.O. Partizionamento. Paginazione. Memoria virtuale. Unità di gestione della memoria (MMU). Traduzione dell'indirizzo, tabella delle pagine, registro base delle pagine. * Cap. 8 pag. 268-277 Memoria esterna. Disco magnetico. Dischi Winchester. Floppy disk. Dischi RAID. CD-ROM. Nastri magnetici. *Nota al corso* Nel corso di Architettura degli elaboratori II, presente nel corso di laurea in Informatica fino all'anno accademico 2007/2008, venivano svolti anche i seguenti argomenti (adesso spostati al corso di Progettazione di sistemi digitali): Trasferimento dell'informazione tra registri. Interconnessione tra registri. * Appunti in linea Caratteristiche e progetto di una ALU. * Cap. 9 pag 298-308 *Libro di testo consigliato* William Stalling *Architettura e organizzazione dei calcolatori* Pearson Addison Wesley L'esposizione degli argomenti durante le lezioni non segue l'impostazione del testo; gli argomenti trattati si trovano (quasi tutti) sul libro, anche se in ordine diverso, nei seguenti capitoli: * Capitolo 1 - par. 1.1, 1.2 * Capitolo 2 - pag. 16-17, 24-30,35-36 * Capitolo 3 - tutto fino a pag. 87 * Capitolo 4 - tutto fino a pag. 125 * Capitolo 5 - par 5.1 * Capitolo 6 - par 6.1, 6.2 solo cenni, 6.3, 6.4 * Capitolo 7 - pag. 204-222, 226-234 * Capitolo 8 - par 8.3 eccetto swapping e segmentazione * Capitolo 9 - pag 298-308 * Capitolo 10 - pag. 344-353 (leggere anche pag. 356-369), Appendice 10A 389-391, Appendice 10B * Capitolo 11 - par 11.1, 11.4 * Capitolo 12 - par 12.1, 12.2, 12.3, 12.4 fino a pag 451 * Capitolo 13 - solo par 13.4 * Capitolo 16 - pag. 604-607, 610-614 * Capitolo 17 - pag. 630-634, 645-646 -- Users.AnnalisaMassini - 12 Apr 2006
E
dit
|
A
ttach
|
Watch
|
P
rint version
|
H
istory
: r3
<
r2
<
r1
|
B
acklinks
|
V
iew topic
|
Ra
w
edit
|
M
ore topic actions
Topic revision: r3 - 2009-03-05
-
AnnalisaMassini
Log In
or
Register
Architetture2/MZ Web
Create New Topic
Index
Search
Changes
Notifications
Statistics
Preferences
Prenotazioni esami
Laurea Triennale ...
Laurea Triennale
Algebra
Algoritmi
Introduzione agli algoritmi
Algoritmi 1
Algoritmi 2
Algoritmi per la
visualizzazione
Architetture
Prog. sist. digitali
Architetture 2
Basi di Dati
Basi di Dati 1 Inf.
Basi di Dati 1 T.I.
Basi di Dati (I modulo, A-L)
Basi di Dati (I modulo, M-Z)
Basi di Dati 2
Calcolo
Calcolo differenziale
Calcolo integrale
Calcolo delle Probabilitą
Metodi mat. per l'inf. (ex. Logica)
canale AD
canale PZ
Programmazione
Fond. di Programmazione
Metodologie di Programmazione
Prog. di sistemi multicore
Programmazione 2
AD
EO
PZ
Esercitazioni Prog. 2
Lab. Prog. AD
Lab. Prog. EO
Lab. Prog. 2
Prog. a Oggetti
Reti
Arch. di internet
Lab. di prog. di rete
Programmazione Web
Reti di elaboratori
Sistemi operativi
Sistemi Operativi (12 CFU)
Anni precedenti
Sistemi operativi 1
Sistemi operativi 2
Lab. SO 1
Lab. SO 2
Altri corsi
Automi, Calcolabilitą
e Complessitą
Apprendimento Automatico
Economia Aziendale
Elaborazione Immagini
Fisica 2
Grafica 3D
Informatica Giuridica
Laboratorio di Sistemi Interattivi
Linguaggi di Programmazione 3° anno Matematica
Linguaggi e Compilatori
Sistemi Informativi
Tecniche di Sicurezza dei Sistemi
ACSAI ...
ACSAI
Computer Architectures 1
Programming
Laurea Magistrale ...
Laurea Magistrale
Percorsi di studio
Corsi
Algoritmi Avanzati
Algoritmica
Algoritmi e Strutture Dati
Algoritmi per le reti
Architetture degli elaboratori 3
Architetture avanzate e parallele
Autonomous Networking
Big Data Computing
Business Intelligence
Calcolo Intensivo
Complessitą
Computer Systems and Programming
Concurrent Systems
Crittografia
Elaborazione del Linguaggio Naturale
Estrazione inf. dal web
Fisica 3
Gamification Lab
Information Systems
Ingegneria degli Algoritmi
Interazione Multi Modale
Metodi Formali per il Software
Methods in Computer Science Education: Analysis
Methods in Computer Science Education: Design
Prestazioni dei Sistemi di Rete
Prog. avanzata
Internet of Things
Sistemi Centrali
Reti Wireless
Sistemi Biometrici
Sistemi Distribuiti
Sistemi Informativi Geografici
Sistemi operativi 3
Tecniche di Sicurezza basate sui Linguaggi
Teoria della
Dimostrazione
Verifica del software
Visione artificiale
Attivitą complementari
Biologia Computazionale
Design and development of embedded systems for the Internet of Things
Lego Lab
Logic Programming
Pietre miliari della scienza
Prog. di processori multicore
Sistemi per l'interazione locale e remota
Laboratorio di Cyber-Security
Verifica e Validazione di Software Embedded
Altri Webs ...
Altri Webs
Dottorandi
Commissioni
Comm. Didattica
Comm. Didattica_r
Comm. Dottorato
Comm. Erasmus
Comm. Finanziamenti
Comm. Scientifica
Comm Scientifica_r
Corsi esterni
Sistemi Operativi (Matematica)
Perl e Bioperl
ECDL
Fondamenti 1
(NETTUNO)
Tecniche della Programmazione 1° modulo
(NETTUNO)
Seminars in Artificial Intelligence and Robotics: Natural Language Processing
Informatica generale
Primo canale
Secondo canale
II canale A.A. 10-11
Informatica
Informatica per Statistica
Laboratorio di Strumentazione Elettronica e Informatica
Progetti
Nemo
Quis
Remus
TWiki ...
TWiki
Tutto su TWiki
Users
Main
Sandbox
Home
Site map
AA web
AAP web
ACSAI web
AA2021 web
Programming web
AA2021 web
AN web
ASD web
Algebra web
AL web
AA1112 web
AA1213 web
AA1920 web
AA2021 web
MZ web
AA1112 web
AA1213 web
AA1112 web
AA1314 web
AA1415 web
AA1516 web
AA1617 web
AA1819 web
Old web
Algo_par_dis web
Algoreti web
More...
MZ Web
Create New Topic
Index
Search
Changes
Notifications
RSS Feed
Statistics
Preferences
P
View
Raw View
Print version
Find backlinks
History
More topic actions
Edit
Raw edit
Attach file or image
Edit topic preference settings
Set new parent
More topic actions
Account
Log In
Register User
Questo sito usa cookies, usandolo ne accettate la presenza. (
CookiePolicy
)
Torna al
Dipartimento di Informatica
E
dit
A
ttach
Copyright © 2008-2024 by the contributing authors. All material on this collaboration platform is the property of the contributing authors.
Ideas, requests, problems regarding TWiki?
Send feedback