Tags:
tag this topic
create new tag
view all tags
---+++ Progetto in Circuit Maker - AA 2008-09 Quest'anno dovete realizzare una macchina sequenziale in Architetture1.CircuitMaker, che riconosca 3 stringhe di 4 bit ciascuna ottenuta dall'ultima lettera del codice fiscale di uno dei partecipanti al gruppo. __[[Prenotazioni.2009_02_04_ConsegnaProgettiCircuitMakerAD][PRENOTATEVI]]__ per la consegna ed il test del vostro progetto. __ATTENZIONE:__ la consegna e valutazione avverrà: * 4-2-09 dalle 10 alle 18 nel lab Bessie (quello piccolo nel seminterrato di Via Salaria) * 12-2-09 dalle 14 alle 18 nel lab Colossus (quello grande nel seminterrato di Via Salaria) La macchina sequenziale: * ha un solo bit di input * usate il componente "Ascii Key" come input * l'uscita marcata *1* produce il bit meno significativo che userete come ingresso * l'uscita marcata *S* produce un impulso ogni volta che un tasto viene premuto, e può essere usata come CLOCK per i flip-flop * per inserire le sequenze io batterò sequenze di '0' e '1', che hanno il bit meno significativo uguale a 0 e 1 rispettivamente * deve riconoscere 3 stringhe da 4 bit ciascuna, anche sovrapposte * le tre stringhe di bit da riconoscere sono i 4 meno significativi dell'ultima lettera del vostro CF * esempio: se la lettera è *A* (che ha codice ASCII 0x41) la stringa è 0001 * la parte combinatoria va realizzata con MUX 8-a-1 oppure con porte logiche * ad esempio il componente *74LS251* è un MUX 8-a-1 in cui: * gli 8 ingressi hanno nome I0..I7 * i 3 selettori hanno nome S0 S1 S2 * l'ingresso OE abilita il componente quando è posto a ZERO * sono disponibili sia l'uscita normale Y che quella negata * il numero di stati varia da 5 a 9 * quindi il numero di FF è 3 o 4 * se avete meno di 5 stati vi devo cambiare io una delle stringhe, non verranno accettati automi con 4 stati o meno * se avete 9 stati avrete bisogno di 4 FF e potete usare 2 MUX 8-a-1 in parallelo per simularne uno da 16 ingressi * usate 3 bit come selettori per entrambi i MUX * usate il 4° bit per abilitare il primo o il secondo MUX (con l'ingresso marcato *OE*) * le uscite Y dei due MUX vanno in OR * il 4° FF è un D * __NOTA__ con 9 stati dovreste avere solo una riga della tabella di transizione che cade nel secondo MUX, per cui potete anche evitare di usare il secondo MUX ed realizzare direttamente la funzione logica corrispondente a quella transizione * se il numero dei FF è 3, è VIETATO usare la tecnica dei 2 MUX per ottenere un mux 16-a-1 (sarebbe troppo facile) * La macchina deve avere 3 lucette diverse, di cui se ne deve accendere solo una per indicare quale delle tre stringhe in input è stata riconosciuta __ATTENZIONE__ * Notate che in Circuit Maker il FF di tipo SR non ha l'ingresso di clock, per cui aggiungetelo voi come abbiamo visto a lezione (trasformazione di un latch in un gated-latch) * Se vi serve di generare un segnale logico costante (0 o 1) usate il componente "Logic switch" * State attenti che il FF JK ha il clock negato per cui se necessario inserite un NOT tra il tasto e il flipflop * i tempi di propagazione nelle porte del vostro circuito potrebbero essere maggiori del tempo che impiega il segnale *S* dal componente tasto ad arrivare ai flip-flop per cui vi potreste trovare con il circuito che reagisce in ritardo (alla pigiata di tasto successiva). Per risolvere questa situazione inserite una catena di buffer o di coppie di not per aggiungere al segnale di clock il ritardo necessario ad arrivare ai flip-flop quando i segnali di eccitazione sono già arrivati. Per sapere quali FF dovete usare calcolate resto del numero del vostro gruppo diviso per 8 e guardate nella tabella qui sotto: (ad esempio il gruppo 95 dovrebbe usare i FF indicati alla riga 95%8=7, quindi dovrà usare 3 FF di tipo JK) | *Resto* | *1° FF* | *2° FF* | *3° FF* | | 0 | SR | SR | SR | | 1 | SR | SR | JK | | 2 | SR | JK | SR | | 3 | SR | JK | JK | | 4 | JK | SR | SR | | 5 | JK | SR | JK | | 6 | JK | JK | SR | | 7 | JK | JK | JK | -- Users.AndreaSterbini - 12 Jan 2009 <!-- * Set ALLOWTOPICCHANGE = Users.AndreaSterbini -->
E
dit
|
A
ttach
|
Watch
|
P
rint version
|
H
istory
: r7
<
r6
<
r5
<
r4
<
r3
|
B
acklinks
|
V
iew topic
|
Ra
w
edit
|
M
ore topic actions
Topic revision: r7 - 2009-02-02
-
AndreaSterbini
Log In
or
Register
Architetture1/AD Web ...
Architetture1/AD Web
Architetture1/AD Web Home
Users
Groups
Index
Search
Changes
Notifications
Statistics
Preferences
User Reference ...
User Reference
ATasteOfTWiki
TextFormattingRules
TWikiVariables
FormattedSearch
TWikiDocGraphics
TWikiSkinBrowser
InstalledPlugins
ChangeEmailAddress
ChangePassword
ResetPassword
Prenotazioni esami
Laurea Triennale ...
Laurea Triennale
Algebra
Algoritmi
Introduzione agli algoritmi
Algoritmi 1
Algoritmi 2
Algoritmi per la
visualizzazione
Architetture
Prog. sist. digitali
Architetture 2
Basi di Dati
Basi di Dati 1 Inf.
Basi di Dati 1 T.I.
Basi di Dati (I modulo, A-L)
Basi di Dati (I modulo, M-Z)
Basi di Dati 2
Calcolo
Calcolo differenziale
Calcolo integrale
Calcolo delle Probabilitą
Metodi mat. per l'inf. (ex. Logica)
canale AD
canale PZ
Programmazione
Fond. di Programmazione
Metodologie di Programmazione
Prog. di sistemi multicore
Programmazione 2
AD
EO
PZ
Esercitazioni Prog. 2
Lab. Prog. AD
Lab. Prog. EO
Lab. Prog. 2
Prog. a Oggetti
Reti
Arch. di internet
Lab. di prog. di rete
Programmazione Web
Reti di elaboratori
Sistemi operativi
Sistemi Operativi (12 CFU)
Anni precedenti
Sistemi operativi 1
Sistemi operativi 2
Lab. SO 1
Lab. SO 2
Altri corsi
Automi, Calcolabilitą
e Complessitą
Apprendimento Automatico
Economia Aziendale
Elaborazione Immagini
Fisica 2
Grafica 3D
Informatica Giuridica
Laboratorio di Sistemi Interattivi
Linguaggi di Programmazione 3° anno Matematica
Linguaggi e Compilatori
Sistemi Informativi
Tecniche di Sicurezza dei Sistemi
ACSAI ...
ACSAI
Computer Architectures 1
Programming
Laurea Magistrale ...
Laurea Magistrale
Percorsi di studio
Corsi
Algoritmi Avanzati
Algoritmica
Algoritmi e Strutture Dati
Algoritmi per le reti
Architetture degli elaboratori 3
Architetture avanzate e parallele
Autonomous Networking
Big Data Computing
Business Intelligence
Calcolo Intensivo
Complessitą
Computer Systems and Programming
Concurrent Systems
Crittografia
Elaborazione del Linguaggio Naturale
Estrazione inf. dal web
Fisica 3
Gamification Lab
Information Systems
Ingegneria degli Algoritmi
Interazione Multi Modale
Metodi Formali per il Software
Methods in Computer Science Education: Analysis
Methods in Computer Science Education: Design
Prestazioni dei Sistemi di Rete
Prog. avanzata
Internet of Things
Sistemi Centrali
Reti Wireless
Sistemi Biometrici
Sistemi Distribuiti
Sistemi Informativi Geografici
Sistemi operativi 3
Tecniche di Sicurezza basate sui Linguaggi
Teoria della
Dimostrazione
Verifica del software
Visione artificiale
Attivitą complementari
Biologia Computazionale
Design and development of embedded systems for the Internet of Things
Lego Lab
Logic Programming
Pietre miliari della scienza
Prog. di processori multicore
Sistemi per l'interazione locale e remota
Laboratorio di Cyber-Security
Verifica e Validazione di Software Embedded
Altri Webs ...
Altri Webs
Dottorandi
Commissioni
Comm. Didattica
Comm. Didattica_r
Comm. Dottorato
Comm. Erasmus
Comm. Finanziamenti
Comm. Scientifica
Comm Scientifica_r
Corsi esterni
Sistemi Operativi (Matematica)
Perl e Bioperl
ECDL
Fondamenti 1
(NETTUNO)
Tecniche della Programmazione 1° modulo
(NETTUNO)
Seminars in Artificial Intelligence and Robotics: Natural Language Processing
Informatica generale
Primo canale
Secondo canale
II canale A.A. 10-11
Informatica
Informatica per Statistica
Laboratorio di Strumentazione Elettronica e Informatica
Progetti
Nemo
Quis
Remus
TWiki ...
TWiki
Tutto su TWiki
Users
Main
Sandbox
Home
Site map
AA web
AAP web
ACSAI web
AA2021 web
Programming web
AA2021 web
AN web
ASD web
Algebra web
AL web
AA1112 web
AA1213 web
AA1920 web
AA2021 web
MZ web
AA1112 web
AA1213 web
AA1112 web
AA1314 web
AA1415 web
AA1516 web
AA1617 web
AA1819 web
Old web
Algo_par_dis web
Algoreti web
More...
AD Web
Create New Topic
Index
Search
Changes
Notifications
RSS Feed
Statistics
Preferences
View
Raw View
Print version
Find backlinks
History
More topic actions
Edit
Raw edit
Attach file or image
Edit topic preference settings
Set new parent
More topic actions
Account
Log In
Register User
Questo sito usa cookies, usandolo ne accettate la presenza. (
CookiePolicy
)
Torna al
Dipartimento di Informatica
E
dit
A
ttach
Copyright © 2008-2025 by the contributing authors. All material on this collaboration platform is the property of the contributing authors.
Ideas, requests, problems regarding TWiki?
Send feedback